全球数字财富领导者

盛科通信-U申请异步时钟局部约束专利,提高编译效率

2023-12-30 13:44:54
金融界
金融界
关注
0
0
获赞
粉丝
喜欢 0 0收藏举报
— 分享 —
摘要:金融界2023年12月30日消息,据国家知识产权局公告,苏州盛科通信股份有限公司申请一项名为“异步时钟局部约束方法、装置和电子设备“,公开号CN117313609A,申请日期为2023年10月。专利摘要显示,本申请提供一种异步时钟局部约束方法、装置和电子设备,获取针对待处理集成电路的约束信息,该待处理集成电路划分为多个模块,各个模块由多个寄存器构成。根据获取的约束信息确定待约束异步时钟,待约束异步时钟在多个模块存在异步时序路径。根据约束信息从多个模块中确定目标模块,对待约束异步时钟在目标模块的寄存器之间的时序路径进行时序约束标记。本方案针对确定出的异步时钟,仅对其在目标模块间的时序路径进行局部约束,避免现有技术中全局约束可能导致的模块时序单元功能有误,或者是默认进行所有时序路径的时序分析存在的时序收敛难度增大的缺陷,本方案可以保障模块时序单元功能正常的基础上,提高编译效率。

金融界2023年12月30日消息,据国家知识产权局公告,苏州盛科通信股份有限公司申请一项名为“异步时钟局部约束方法、装置和电子设备“,公开号CN117313609A,申请日期为2023年10月。

专利摘要显示,本申请提供一种异步时钟局部约束方法、装置和电子设备,获取针对待处理集成电路的约束信息,该待处理集成电路划分为多个模块,各个模块由多个寄存器构成。根据获取的约束信息确定待约束异步时钟,待约束异步时钟在多个模块存在异步时序路径。根据约束信息从多个模块中确定目标模块,对待约束异步时钟在目标模块的寄存器之间的时序路径进行时序约束标记。本方案针对确定出的异步时钟,仅对其在目标模块间的时序路径进行局部约束,避免现有技术中全局约束可能导致的模块时序单元功能有误,或者是默认进行所有时序路径的时序分析存在的时序收敛难度增大的缺陷,本方案可以保障模块时序单元功能正常的基础上,提高编译效率。

敬告读者:本文为转载发布,不代表本网站赞同其观点和对其真实性负责。FX168财经仅提供信息发布平台,文章或有细微删改。
go